### Project5 Verilog 完成流水线 CPU 开发

#### 一、顶层设计



```
D級寄存器

REGISTER_D register_d(

.Instr_F(Instr_F),

.PCPlus4_F(PCPlus4_F),

.CLK(clk),

.Stall(Stall),
                                                                                                                          //輸入来自F級部件(IM)的指令
//輸入来自F級部件(IFU)的PC++4
//輸入来自MIPS模块的时钟信号
//輸入来自冲突单元的暫停信号
                         .Reset (reset) ,
                                                                                                                           //輸入来自MIPS模块的复位信号
                                                                                                                           //输出D级的指令
                       .Instr_D(Instr_D),
.PCPlus4_D(PCPlus4_D)
                                                                                                                           //輸出D級的指令 To: D級部件 E級寄存器 冲突单元
//輸出D級的PC+4 To: D級部件 E級寄存器
               //D级寄存器产生D级的指令和PC+4
               //DUS部件
//GRF 寄存型维
//FAT 符号扩展器
//SRC PC计算选择器
//SRC PC计算选择器
//CMF 比较度
//CMF 比较度
//CMF D BUSE
//MFRSD LERE D DB/控制器
//MFRSD LERE D BUSE
//MFRSD LERE

                      PIPELINE D pipeline_d(
.CLK(clk),
.Reset(reset),
.RegWrite W (RegWrite_W),
.RD W (RD W),
.Instr_D(Instr_D),
.MUXRRWDOut(MUXRRWDOut),
.PCPlus4_D(CPPlus4_D),
.ALUOutput M (ALUOutput M),
                                                                                                                          //输入来自MIPS模块的时钟信号
//输入来自MIPS模块的复位信号,控制是否写入寄存器堆
//输入来自W级寄存器的写入信号,控制是否写入寄存器堆
//输入来自W级寄存器的指令
//输入来自W级寄存器的指令
//输入来自W级寄存器的指令
//输入来自W级寄存器的形容为数据,暨转发所需
//输入来自M级寄存器的ALU输出,转发所需
111
112
                                                                                                                           //輸入来自冲突单元的RS转发控制信号
//輸入来自冲突单元的RT转发控制信号
//輸入来自W级奇存器的PC+4
                       .ForwardRSD(ForwardRSD),
113
 114
                        .ForwardRTD(ForwardRTD),
.PCPlus4_W(PCPlus4_W),
115
 116
                                                                                                                            //輸出立即數扩展结果 To: E級寄存器
//輸出下一条可能的的C值 To: F级部件
//輸出PU选择信号 To: F级部件
//輸出D级指令的写信号,在D级数提前产生写信号,之后在流水线中传输
                        .EXTOut (EXTOut),
 117
                       .BrOat (NPCOut),
.PCSel(PCSel),
.RegWrite_D(RegWrite_D),
.RSV_D(RSV_D),
.RTV_D(RTV_D)
 118
 119
                                                                                                                                                                                                                                                                                                               To: E级寄存器
 121
                                                                                                                           //輸出GRFRD1 To: E級寄存器
//輸出GRFRD2 To: E級寄存器
              );
//D級部件产生 立即数扩展结果 跳转指令后PC的值 PC选择信号 D级指令写信号 寄存器两个读取的值
 124
 126
               //E级寄存器
                        REGISTER_E register_e(
 128
 129
                           .CLK(clk),
.Reset(reset),
                                                                                                                            //輸入来自MIPS模块的时钟信号
                                                                                                                            / 输入水台ILIE/或以内对水柏
/ 输入来自HXFS模块的复位信号
//输入来自中央单元的暂停信号,实所上是清空信号,相当于插入NOP
//输入来自D级寄存器的指令
//输入来自D级寄存器的FC+4
  131
                           .FlushE (Stall)
                        .FlushE(Stall),
.Instr_D(Instr_D),
.PCPlus4_D(PCPlus4_D),
.RSV_D(RSV_D),
.RTV_D(RTV_D),
.EXTOUT_D(EXTOUT),
.RSG@TITE_D(RGWFitte_D),
.RS_D(Instr_D[25:21]),
.RT_D(Instr_D[25:21]),
.RD_D(Instr_D[15:11]),
                                                                                                                          //输入来自D级寄存器BPC+4
//输入来自D级部件(MFRED)的GRFRD1
//输入来自D级部件(MFRTD)的GRFRD2
//输入来自D级部件(EXT)的扩展数
//输入来自D级部件(CONTROLLER D)的写信号
//输入来自D级寄存器的指令的该寄存器地址
//输入来自D级寄存器的指令的该寄存器地址
//输入来自D级寄存器的指令的该寄存器地址
                                                                                                                           //輸出E級的指令 To: E級部件 M級寄存器 冲突单元
//輸出E級的GRFRD1 To: E級部件 M級寄存器
                         .Instr_E(Instr_E),
.PCPlus4_E(PCPlus4_E),
.RSV E(RSV E),
                                                                                                                          //輸出E級的GRFRD2 To: E級部件 /*store类型要用这个值存储,但是得经过E级部件选择*/
//輸出E級的可預數 To: E級部件
//輸出E級指令的读高存器地址 To: 没啥用,不管了,实际上它的作用在E级部件中被Instr_E代替了
//輸出E級指令的寄存器地址 To: 没啥用,不管了,实际上它的作用在E级部件中被Instr_E代替了
//輸出E级指令的写寄存器地址 To: 没啥用,不管了,实际上它的作用在E级部件中被Instr_E代替了
                          .RTV_E(RTV_E),
.EXTOut_E(EXTOut_E),
.RegWrite_E(RegWrite_E),
.RS_E(RS_E),
 149
                          .RT_E(RT_E),
.RD_E(RD_E)
 151
              152
             //E級部件
//ALU 算术逻辑运算单元
//CONTROLLER E E 短短制器
//MUXALIOUSPUT 选择ALU的输出,用来区分一般的对寄存器进行算术操作的指令和对31号寄存器进行操作的指令的输出
//MUXADE 选择基正的写入寄存器的地址。应该将其输出连接至冲突单元,不然E级的写地址会错误
//MUXALUB 选择ALU的第二个操作數是寄存器数还是立即数
//MERSE 选择ALU的第二个操作數的转发
 153
 154
 161
                       PIPELINE_E pipeline_e(
.Instr_E(Instr_E),
.RTV_E(RTV_E),
.RSV_E(RSV_E),
                                                                                                                          //輸入來自E級寄存器的指令
//輸入來自E級寄存器的GRFRD2
//輸入來自E級寄存器的GRFRD1
//輸入來自E級寄存器的F展數
//輸入來自B級寄存器的ALD輸出,转发所需
//輸入來自B級寄存器的ALD輸出,转发所需
//輸入來自B來學元的BRFE控制信号
//輸入來自P來學元的BRFE控制信号
//輸入來自P來學元的BRFE控制信号
                        .EXTOut E (EXTOut E),
.MUXRFWDOut (MUXRFWDOut),
                           .ALUOutput_M(ALUOutput_M),
.ForwardRSE(ForwardRSE),
                           .ForwardRTE (ForwardRTE) .
                                                                                                                            //输入来自E级寄存器的PC+4,为对31号寄存器进行jal类操作的数准备
                         .PCPlus4 E (PCPlus4 E)
                                                                                                                          //输出ALU的运算结果 To: M级寄存器 //输出真正的的级的写入地址 To: M级寄存器 //输出真正的的级的写入地址 To: M级寄存器 //输出要写入内存的数据,应该来自经过转发MFRTE选择器选择的数据 To: M级寄存器
                         .ALUOutput (ALUOutput) ,
                          .WriteRd_E(WriteRd_E),
.WriteData_E(WriteData_E)
```

```
//E级部件产生 ALU的运算结果 E级的真正的写入地址 E级的真正的写入数据
   178
179
180
181
182
183
184
185
186
187
                         MUMBATAB

REGISTER M register_m(
.CLK(clk),
.Reset(reset),
.Instr_E(Instr_E),
.RTV_E(WriteData E),
.PCPluss E(PCPluss E),
.ALUOutput E (ALUOutput),
.RegWrite E (RegWrite E),
.WriteRd_E(WriteRd_E),
                                                                                                                           //輸入来自MIPS模块的时钟信号
//輸入来自MIPS模块的實位信号
//輸入来自EW等存著的指令
//輸入来自EW等存器的FCH-1
//輸入来自EW等存器的FCH-1
//輸入来自EW等存器的FCH-1
//輸入来自EW等存器的FG信号
//输入来自EW等存器的FG信号
//输入来自EW等存器的FG信号
                                                                                                                                                                                                                                                                    /**/ /*此处应为来自E级部件的输出,而不是来自E级寄存器的值*/
   189
190
191
192
                          RegWrite_M(RegWrite_M),
.Instr_M(Instr_M),
.RIV_M(RTV_M),
.PCPlus4_M(PCPlus4_M),
.ALUOutput_M(ALUOutput_M),
.RD_M(RD_M)
);
                                                                                                                            // 输出M级的写信号 To: 网络奇存器 冲突单元
// 输出M级的指令 To: M级部件 W级寄存器 冲突单元
// 输出M级的PC+4 To: M级部件 W级寄存器
// 输出M级的PC+4 To: M级部件 B级寄存器
// 输出M级的国路过距算结果 To: D级部件 E级部件 M级部件 W级寄存器
// 输出M级的写寄存器地址 To: W级寄存器 冲突单元
   193
194
   195
196
              197
   198
199
  200
  201
  202
  203
  204
                         PIPELINE_M pipeline_m(
  205
                                                                                                                            //输入来自MIPS模块的时钟信号
                         .CLK(clk),
.Reset(reset),
.ALUOutput M(ALUOutput M),
  206
   207
                                                                                                                            //輸入来自MIPS模块的复位信号
//輸入来自M級寄存器的的ALU輸出
 208
                                                                                                                        //输入来自M級寄存器的与人類据
//输出来自M级寄存器的指令
//输入来自中突单元的取1转发控制信号
//输入来自W级寄存器的PCC+4
//输入来自W级部件《MUXRFWD》写数据,转发所需
                        .RTV_M(RTV_M),
.Instr_M(Instr_M),
.ForwardRTM(ForwardRTM),
.PCPlus4_M(PCPlus4_M),
.MUXRFWDOut(MUXRFWDOut),
 211
 212
 214
215
                                                                                                                         //输出内存读数据 To: W级寄存器
                          .MemOut (MemOut)
 216
              );
//M級部件产生 内存读数据
              218
 219
                      報報看報

REGISTER W register_w(

.CLK(clk),

.Reset(reset),

.Instr_M(Instr_M),

.PCFlusd M(FCFlusd_M),

.ALDOutput_M(ALUOutput_M),

.ReadData M(MemOut),

.RD M(RD M),

.RegWrite_M(RegWrite_M),
 220
                                                                                                                        //输入来自MIPS模块的时钟信号
//输入来自MS等存器的指令
//输入来自MS等存器的指令
//输入来自MS等存器的ALU运算结果
//输入来自MS等存器的ALU运算结果
//输入来自MS等存器的等等器地址
//输入来自MS等存器的等等器地址
//输入来自MS等存器的等容器数据
 221
 222
 223
 224
 225
 226
                                                                                                                                                                                                                                                                                                         /*此处输入MemOut*/
 227
 228
 229
                                                                                                                        //輸出級的指令 To: 网级部件 冲突单元 To: 网级部件 //輸出級的PC-4 To: 网级部件 //輸出級的內存檢數框 To: 网级部件 //輸出級級的寄存器写值性 To: D级部件 冲突单元 //輸出級級的寄存器写信号 To: D级部件 冲突单元
 230
                       .Instr_W(Instr_W),
.PCPlus4_W(PCPlus4_W),
.ALUOutput w(ALUOutput_W),
.ReadData_W(ReadData_W),
.RD_W(RD_W),
.RegWrite_W(RegWrite_W)
):
 231
 232
 233
 234
 235
 236
             237
240 //CONTROLLER W W级的控制器
241 //MUXRFWD 选择真正的写入数据
242 //GRF 理论上存在的写入寄存器堆
                       PIPELINE W pipeline w(
.Instr_W(Instr_W),
.ReadData W(ReadData W),
.ALUOutput_W(ALUOutput_W),
.PCPlus4_W(PCPlus4_W),
 244
                                                                                                                          //輸入来自W級寄存器的指令
//輸入来自W級寄存器的内存读数据
 246
                                                                                                                          //輸入来自W級寄存器的ALU运算结果
//輸入来自W級寄存器的PC+4
                                                                                                                         //输出寄存器要写入的数据
                                                                                                                                                                                                        To: D级部件 E级部件 M级部件
                                                                                                                                                                                                                                                                                             /*决定真正要写入的数据是在W级*/
                         .MUXRFWDOut (MUXRFWDOut)
  251
             );
//W级部件产生 写入寄存器的值
                         HAZARDUNIT hazardunit(
                                                                                                                        //輸入来自D级寄存器的指令
//輸入来自L级寄存器的指令
//輸入来自L级寄存器的指令
//輸入来自L级寄存器的写值。
//輸入来自L级寄存器的写值。
//輸入来自L级寄存器的写值。
//輸入来自L级寄存器的写地址
//輸入来自L级寄存器的与地址
                        HAZABUNIT hazardunit(
.Instr_D(Instr_D),
.Instr_E(Instr_E),
.Instr_K(Instr_M),
.Instr_W(Instr_M),
.Respect (Instr_M),
.Respect (Respect (Instr_M),
.Respect (Respect (Instr_M),
.Respect (Respect (Instr_M),
.Respect (Respect (Instr_M),
.Respect (In
                                                                                                                                                                                                                                                                              /*之前连线出错,连到了E级的写信号*/
                                                                                                                                                                                                                                                    /*由于我的设计像7.58那样,是在E级处理RegDat的,所以得传入MUX后的RD E */
                                                                                                                         //輸出暫停信号
//輸出RSD转发信号
//輸出RTD转发信号
//輸出RSE转发信号
//輸出RTE转发信号
                                                                                                                                                                                       To: F级部件 D级寄存器 E级寄存器
                         .Stall(Stall).
                         .Stall (Stall),
.ForwardRSD (ForwardRSD),
.ForwardRTD (ForwardRTD),
.ForwardRSE (ForwardRSE),
.ForwardRTE (ForwardRTE),
                                                                                                                                                                                         To: D級部件
To: D級部件
                                                                                                                                                                                         To: E級部件
To: E級部件
                                                                                                                           //輸出RTM转发信号
                                                                                                                                                                                         To: M级部件
 273
                          .ForwardRTM (ForwardRTM)
              endmodule
 276
```

## 二、模块设计

## 1, PIPELINE\_F

### (1) 端口定义

| 信号        | 方向 | 描述               |
|-----------|----|------------------|
| CLK       | I  | 时钟信号             |
| Reset     | I  | 复位信号             |
| Stall     | I  | 输入来自冲突单元的暂停信     |
|           |    | 号                |
| PCSel     | I  | 来自D级部件的PC选择信号    |
| NPCOut    | I  | 来自 D 级部件的 NPC 输出 |
| Instr_F   | 0  | 输出 F 级的指令        |
| PCPlus4_F | 0  | 输出 F 级的 PC+4     |

## (2) 功能定义

| 序号 | 内部部件  | 功能描述           |
|----|-------|----------------|
| 1  | IM    | 存储和输出当前指令      |
| 2  | IFU   | 存储和输出当前指令地址 PC |
| 3  | MUXPC | 选择下一条指令地址      |

### (3) 内部部件

#### 1) IM

## ①端口定义

| 信号        | 方向 | 描述     |
|-----------|----|--------|
| InstrAddr | I  | 输入指令地址 |
| Instr_F   | О  | 输出当前指令 |

### ②功能定义

| 序号 | 功能名称 | 功能描述                |
|----|------|---------------------|
| 1  | 取指令  | 根据 InstrAddr 指定的地址从 |
|    |      | IM 中取出指令            |

### **2)** IFU

# ①端口定义

| 信号        | 方向 | 描述             |
|-----------|----|----------------|
| CLK       | I  | 时钟信号           |
| Reset     | I  | 复位信号           |
| Stall     | I  | 来自冲突单元的暂停信号    |
| PCIn      | I  | 来自MUXPC的下一个PC值 |
| PCOut     | 0  | 输出 PC 值        |
| PCPlus4_F | 0  | 输出当前 PC+4      |

| 序号 | 功能名称 | 功能描述               |
|----|------|--------------------|
| 1  | 复位   | 当 Reset 信号有效时,PC 被 |
|    |      | 置为 0x00003000      |

## 3) MUX\_PC (MUX\_2\_1\_32)

## ①端口定义

| 信号        | 方向 | 描述                |
|-----------|----|-------------------|
| PCPlus4_F | I  | 输入来自 IFU 的 PC+4   |
| NPCOut    | I  | 输入来自 D 级部件的 B 或 J |
|           |    | 类指令对应的 PC         |
| PCSel     | I  | 输入来自D级部件的PC选择     |
|           |    | 信号                |
| PCIn      | 0  | 输出下一条要更新的 PC 值    |

#### ②功能定义

| 序号 | 功能名称      | 功能描述            |
|----|-----------|-----------------|
| 1  | 选择下一条指令地址 | 当 PCSel 有效时选择   |
|    |           | NPCOut,即跳转指令的地址 |

## 2. Regsiter\_D

### (1) 模块接口

| 信号        方向      描述 |
|----------------------|
|----------------------|

| Instr_F   | I | 来自 F 级部件的指令     |
|-----------|---|-----------------|
| PCPlus4_F | I | 来自 F 级部件的 PC+4  |
| CLK       | I | 时钟信号            |
| Stall     | I | 来自冲突单元的暂停信号     |
| Reset     | I | 复位信号            |
| Instr_D   | O | 输出 D 级寄存器的指令    |
| PCPlus4_D | O | 输出 D 级寄存器的 PC+4 |

# 3. PIPELINE\_D

# (1) 端口定义

| 信号         | 方向 | 描述             |
|------------|----|----------------|
| CLK        | I  | 时钟信号           |
| Reset      | I  | 复位信号           |
| RegWrite_W | I  | 输入来自 W 级寄存器的写信 |
|            |    | 号              |
| RD_W       | I  | 输入来自 W 级寄存器的写地 |

|             |   | 址                |
|-------------|---|------------------|
| Instr_D     | I | 输入来自 D 级寄存器的指令   |
| MUXRFWDOut  | I | 输入来自 W 级部件的写数    |
|             |   | 据,也是转发所需要的数据     |
| PCPlus4_D   | I | 输入来自D级寄存器的PC+4   |
| ALUOutput_M | I | 输入来自 M 级寄存器的 ALU |
|             |   | 运算结果,也是转发所需要的    |
|             |   | 数据               |
| ForwardRSD  | I | 输入来自冲突单元的 RSD 转  |
|             |   | 发控制信号            |
| ForwardRTD  | I | 输入来自冲突单元的 RTD 转  |
|             |   | 发控制信号            |
| PCPlus4_W   | I | 输入来自 W 级寄存器的     |
|             |   | PC+4             |
| EXTOut      | О | 输出 D 级部件产生的立即数   |
|             |   | 扩展结果             |
| NPCOut      | 0 | 输出 D 级部件的跳转指令产   |
|             |   | 生的 PC 值          |
| PCSel       | 0 | 输出D级部件产生的PC选择    |
|             |   | 信号               |
| RegWrite_D  | О | 输出 D 级部件的指令的写信   |
|             |   | 号                |
| RSV_D       | О | 输出寄存器堆读数据 1      |
| RTV_D       | О | 输出寄存器堆读数据 2      |

# (2) 功能定义

| 序号      功能名称      功能描述 |
|------------------------|
|------------------------|

| 1 | 读数据    | 输出指令要读的 rs、rt 的寄存 |
|---|--------|-------------------|
|   |        | 器对应的值             |
| 2 | 扩展立即数  | 扩展指令中的立即数作为 E     |
|   |        | 级的 ALU 操作数        |
| 3 | 计算跳转地址 | 计算跳转指令对应的跳转地      |
|   |        | 址                 |
| 4 | 控制跳转   | 判断当前指令是否为跳转指      |
|   |        | \$                |
| 5 | 写数据    | 将指令要写的数据写入 rd 寄   |
|   |        | 存器中               |

### (3) 内部部件

#### 1) GRF

```
117 module GRF(
118 input CLK,
119 input Reset,
120 input Reset,
121 input [4:0] GRF_Rs,
122 input [4:0] GRF_Rt,
123 input [4:0] GRF_Rt,
124 input [31:0] GRF_MD,
125 input [31:0] GRF_MD,
126 output [31:0] GRF_MD,
127 output [31:0] GRF_MD,
128 );
129 reg [31:0] GRF_ED2
129 );
129 reg [31:0] GRF[ED2
131 integer i;
132 initial begin
133 for(i = 0;i < 32 ; i = i + 1)
134 GRF[i] <= 0;
135 end
137 assign GRF_RD1 = GRF[GRF_Rs];
138 assign GRF_RD2 = GRF[GRF_Rt];
139 always @ (posedge CLK)begin
141 if(Reset)begin
142 for(i = 0;i < 32 ; i = i + 1)
143 GRF[i] <= 0;
144 end
145 else if (RegWrite)begin
146 else if (RegWrite)begin
147 GRF[GRF_Rd] <= GRF_Rd == 0 ? 0 : GRF_MD;
148 end
149 end
151 endmodule
```

# ①模块接口

| 信号     | 方向 | 描述       |
|--------|----|----------|
| GRF_Rs | I  | 读寄存器地址 1 |
| GRF_Rt | I  | 读寄存器地址 2 |
| GRF_Rd | I  | 写寄存器地址   |
| GRF_WD | I  | 写寄存器数据   |

| CLK       | I | 时钟信号     |
|-----------|---|----------|
| Reset     | I | 复位信号     |
| RegWrite  | I | 寄存器写信号   |
| PCPlus4_W | I | 写指令的地址   |
| GRF_RD1   | 0 | 读寄存器数据 1 |
| GRF_RD2   | 0 | 读寄存器数据 2 |

### ②功能定义

| 序号 | 功能名称 | 功能描述                  |
|----|------|-----------------------|
| 1  | 读数据  | 读出 GRF_Rs 和 GRF_Rt 地址 |
|    |      | 对应寄存器中的数据到            |
|    |      | GRF_RD1、GRF_RD2       |
| 2  | 写数据  | 当 RegWrite 信号有效且时钟    |
|    |      | 上升沿到来时,将 GRF_WD       |
|    |      | 写入 GRF_Rd 对应的寄存器      |
|    |      | 中                     |

### **2)** EXT

# ①模块接口

| 信号    | 方向 | 描述       |
|-------|----|----------|
| Imm16 | I  | 进行扩展的立即数 |

| EXTSel | I | 扩展选择信号 |
|--------|---|--------|
| EXTOut | О | 扩展结果   |

# ②功能定义

| 序号 | 功能名称  | 功能描述           |
|----|-------|----------------|
| 1  | 零扩展   | 对立即数进行高位补 0 扩展 |
| 2  | 符号扩展  | 对立即数进行符号扩展至 32 |
|    |       | 位              |
| 3  | 加载到高位 | 将立即数加载到高位,低位补  |
|    |       | 0              |

### **3)** CMP

# ①模块接口

| 信号     | 方向 | 描述      |
|--------|----|---------|
| CMPD1  | I  | 比较的第一个数 |
| CMPD2  | I  | 比较的第二个数 |
| CMPOut | O  | 比较的结果   |

| 序号 | 功能名称    | 功能描述                             |
|----|---------|----------------------------------|
| 1  | 比较两个操作数 | 00: CMPD1 == CMPD2               |
|    |         | 01: CMPD1>CMPD2                  |
|    |         | 10:CMPD1 <cmpd2< td=""></cmpd2<> |

### 4) NPC

# ①模块接口

| 信号                | 方向 | 描述                 |
|-------------------|----|--------------------|
| GRF_RD1(MFRSDOut) | I  | 输入 Ra 中存储的地址       |
| PCPlus4_D         | I  | 输入来自 D 级寄存器的 PC+4  |
| Instr_D           | I  | 输入 D 级寄存器的指令,实     |
|                   |    | 质上是传输指令中的偏移量       |
| NPCSel            | I  | 输入 NPC 选择信号        |
| NPCOut            | O  | 输出 B J JR 指令对应的 PC |

# ②功能定义

| 序号 | 功能名称   | 功能描述              |
|----|--------|-------------------|
| 1  | 输出跳转地址 | NPCSel00: B型指令地址  |
|    |        | NPCSel01: J型指令地址  |
|    |        | NPCSel10: JR 指令地址 |

## 5) MFRSD (MUX\_4\_1\_32)

```
95 MUX 4 1 32 MFRSD(
96 .A(GRF_RD1),
97 .B(MUXRFWDOut),
98 .C(ALUOutput M),
99 .D(32'h0000000),
100 .Sel(ForwardRSD),
101
102 .E(MFRSDOut)
103 );

30 module MUX 4 1 32(
31 input [31:0] A,
32 input [31:0] B,
33 input [31:0] C,
34 input [31:0] C,
35 input [31:0] E,
36 output [31:0] E
37 );
38 assign E = (Sel == 2'b00)? A:
40 (Sel == 2'b10)? C:
41 endmodule
```

| 信号          | 方向 | 描述                |
|-------------|----|-------------------|
| GRF_RD1     | I  | 输入 GRF 的读数据 1     |
| MUXRFWDOut  | I  | 输入来自 W 级部件的 GRF 要 |
|             |    | 写入的数据             |
| ALUOutput_M | I  | 输入来自 M 级寄存器的 ALU  |
|             |    | 运算结果              |
| ForwardRSD  | I  | 输入来自冲突单元的 RSD 转   |
|             |    | 发信号               |
| MFRSDOut    | 0  | 输出选择后的指令要用的       |
|             |    | GRF 操作数 1         |

# ②功能定义

| 序号 | 功能名称            | 功能描述           |
|----|-----------------|----------------|
| 1  | 输出转发选择后的 GRF 读数 | ForwardRSD:    |
|    | 据 1             | 00 GRF_RD1     |
|    |                 | 01 MUXRFWDOut  |
|    |                 | 10 ALUOutput_M |

# 6) MFRTD (MUX\_4\_1\_32)

```
105 MUX_4 1_32 MFRTD(
106 .A(GRF_RD2),
107 .B(MUXRFMDOUL),
108 .C(ALDOutput_M),
109 .C(ALDOutput_M),
110 .Sel(ForwardRTD),
111
112 .E(MFRTDOUL)
113 );

30 module MUX_4 1_32(
31 input [31:0] A,
32 input [31:0] B,
33 input [31:0] C,
34 input [31:0] C,
34 input [31:0] E,
35 input [10] Sel,
36 output [31:0] E
37 );
38 assign E = (Sel == 2'b00)? A:
40 (Sel == 2'b10)? C:
41
42 endmodule
```

| 信号          | 方向 | 描述                |
|-------------|----|-------------------|
| GRF_RD2     | I  | 输入 GRF 的读数据 2     |
| MUXRFWDOut  | I  | 输入来自 W 级部件的 GRF 要 |
|             |    | 写入的数据             |
| ALUOutput_M | I  | 输入来自 M 级寄存器的 ALU  |
|             |    | 运算结果              |
| ForwardRTD  | I  | 输入来自冲突单元的 RTD 转   |
|             |    | 发信号               |
| MFRTDOut    | О  | 输出选择后的指令要用的       |
|             |    | GRF 操作数 2         |

# ②功能定义

| 序号 | 功能名称            | 功能描述           |
|----|-----------------|----------------|
| 1  | 输出转发选择后的 GRF 读数 | ForwardRTD:    |
|    | 据 2             | 00 GRF_RD2     |
|    |                 | 01 MUXRFWDOut  |
|    |                 | 10 ALUOutput_M |

# 7) Controller\_D

| 信号         | 方向 | 描述                |
|------------|----|-------------------|
| Instr_D    | I  | 输入来自 D 级寄存器的指令    |
| CMPOut     | I  | 输入来自D级部件CMP的比     |
|            |    | 较结果               |
| NPCSel     | 0  | 输出给 NPC 的选择信号     |
| EXTSel     | 0  | 输出给 EXT 的选择信号     |
| RegWrite_D | О  | 输出给 E 级寄存器的 GRF 写 |
|            |    | 信号                |
| PCSel      | 0  | 输出给 F 级部件 MUXPC 的 |
|            |    | 选择信号              |

### ②功能定义

| 序号 | 功能名称         | 功能描述               |
|----|--------------|--------------------|
| 1  | 选择指令跳转类型     | 通过 NPCSel 选择指令跳转地  |
|    |              | 址                  |
| 2  | 选择是否跳转       | 通过 PCSel 选择是否跳转    |
| 3  | 选择立即数扩展类型    | 通过 EXTSel 选择扩展类型   |
| 4  | 判断指令是否进行写寄存器 | 通过 RegWrite_D 进行判断 |
|    | 操作           |                    |

### 4. Register\_E

# (1) 模块接口

| 方向 | 描述                                    |
|----|---------------------------------------|
| I  | 输入时钟信号                                |
| I  | 输入复位信号                                |
| I  | 来自冲突单元的清空信号,实                         |
|    | 质上是 Stall                             |
| I  | 输入来自 D 级寄存器的指令                        |
| I  | 输入来自 D 级寄存器的 PC+4                     |
| I  | 输入来自D级部件的RS的数                         |
|    | 据                                     |
| I  | 输入来自D级部件的RT的数                         |
|    | 据                                     |
| I  | 输入来自 D 级部件的 EXT 结                     |
|    | 果                                     |
| I  | 输入来自 D 级部件的 GRF 写                     |
|    | 信号                                    |
| I  | 输入来自 D 级寄存器的 RS                       |
|    | 地址                                    |
| I  | 输入来自 D 级寄存器的 RT                       |
| I  | 输入来自 D 级寄存器的 RD                       |
| 0  | 输出 E 级的指令                             |
| 0  | 输出 E 级的 PC+4                          |
| 0  | 输出 E 级的 RS 对应的 GRF                    |
|    | 读数据1                                  |
| 0  | 输出 E 级的 RD 对应的 GRF                    |
|    | 读数据 2                                 |
| 0  | 输出 E 级的 EXT 结果                        |
|    | I I I I I I I I I I I I I O O O O O O |

| RegWrite_E | О | 输出 E 的 GRF 写信号 |
|------------|---|----------------|
| RS_E       | О | 输出 E 级的 RS 地址  |
| RT_E       | 0 | 输出 E 的 RT 地址   |
| RD_E       | 0 | 输出 E 的 RD 地址   |

# 5, PIPELINE\_E

# (1) 模块接口

| 信号       | 方向 | 描述               |
|----------|----|------------------|
| Instr_E  | I  | 输入来自 E 级寄存器的指令   |
| RTV_E    | I  | 输入来自 E 级寄存器的 GRF |
|          |    | 读数据 2            |
| RSV_E    | I  | 输入来自 E 级寄存器的 GRF |
|          |    | 读数据1             |
| EXTOut_E | I  | 输入来自 E 级寄存器的扩展   |
|          |    | 数                |

| MUXRFWDOut  | I | 输入来自W级部件的GRF写数     |
|-------------|---|--------------------|
|             |   | 据,是转发所需数据          |
| ALUOutput_M | I | 输入来自 M 级寄存器的 ALU   |
|             |   | 运算结果,是转发所需数据       |
| ForwardRSE  | I | 输入来自冲突单元的 RSE 转    |
|             |   | 发选择信号              |
| ForwardRTE  | I | 输入来自冲突单元的 RTE 转    |
|             |   | 发选择信号              |
| PCPlus4_E   | I | 输入来自 E 级寄存器的 PC+4, |
|             |   | 也是 jal 类指令要写入 31 寄 |
|             |   | 存器的数               |
| ALUOutput   | 0 | 输出 ALU 运算结果        |
| WriteRd_E   | 0 | 输出寄存器写地址           |
| WriteData_E | 0 | 输出内存写数据            |

# (2) 功能定义

| 序号 | 功能名称                | 功能描述               |
|----|---------------------|--------------------|
| 1  | ALU 运算              | 通过 ALU 进行指令要求的运    |
|    |                     | 算                  |
| 2  | 选择 ALU 输出, ALU 输出可  | 如果是 JAL 类对 31 号寄存器 |
|    | 作为 load store 类指令的地 | 进行地址写入的指令,置为       |
|    | 址,可作为 cal 运算的结果,    | PCPlus4_E+4,否则如果是正 |
|    | 可作为 jal 指令的写入值      | 常的 ALU 运算, 就置为 ALU |
|    |                     | 运算结果               |
| 3  | 选择写入寄存器地址           | 如果是三寄存器操作指令,置      |
|    |                     | 为 rd,如果是二寄存器操作     |
|    |                     | 指令,置为rt,如果是jal类    |
|    |                     | 指令,置为31            |

| 4 | 选择写入内存数据,仅仅针对 | store 类指令要写入内存的数 |
|---|---------------|------------------|
|   | store 类指令     | 据可在 E 级部件通过转发获   |
|   |               | 取                |

### (3) 内部部件

### 1) ALU

```
108 module ALU(
109 input [31:0] ALUOprand A,
110 input [31:0] ALUOprand_B,
111 input [31:0] ALUOprand_B,
112 output [31:0] ALUOutput
113 );
114 wire [31:0] addu_r, subu_r, ori_r;//不能填小写描令名
115
116 assign addu_r = ALUOprand_A + ALUOprand_B;
117 assign subu_r = ALUOprand_A - ALUOprand_B;
118 assign ori_r = ALUOprand_A | ALUOprand_B;
119
120 assign ALUOutput (ALUSel == 4'b0000)? addu_r :
121 (ALUSel == 4'b0001)? ori_r :
122 (ALUSel == 4'b0010)? ori_r :
123
124 endmodule
```

# ①模块接口

| 信号          | 方向 | 描述        |
|-------------|----|-----------|
| ALUOprand_A | I  | ALU 操作数 A |
| ALUOprand_B | I  | ALU 操作数 B |
| ALUSel      | I  | ALU 选择信号  |
| ALUOutput   | 0  | ALU 运算结果  |

## ②功能定义

| 序号 | 功能名称 | 功能描述                   |
|----|------|------------------------|
| 1  | 加运算  | ALUOutput=ALUOprand_A+ |
|    |      | ALUOprand_B            |
| 2  | 减运算  | ALUOutput=ALUOprand_A- |
|    |      | ALUOprand_B            |
| 3  | 或运算  | ALUOutput=ALUOprand_A  |
|    |      | ALUOprand_B            |

# 2) Controller\_E

| 信号           | 方向 | 描述                  |
|--------------|----|---------------------|
| Instr_E      | I  | 输入来自 E 级寄存器的指令      |
| ALUSel       | 0  | 输出 ALU 操作选择信号       |
| MUXALUBSel   | О  | 输出 ALUB 功能选择信号,     |
|              |    | 选择 ALU 操作数 B 是寄存器   |
|              |    | 数还是立即数              |
| RegDst       | О  | 输出当前指令的写寄存器选        |
|              |    | 择信号                 |
| ALUOutputSel | О  | 输出 ALU 的结果选择信号,     |
|              |    | 是 jal 型对应的 PC+8 还是正 |
|              |    | 常的 ALU 运算结果         |

| 序号 | 功能名称        | 功能描述                |
|----|-------------|---------------------|
| 1  | 选择 ALU 运算类型 | 通过ALUSel选择当前E级指     |
|    |             | 令对应的 ALU 运算         |
| 2  | 选择 ALU 运算数  | 通过 MUXALUBSel 选择当   |
|    |             | 前 E 级指令对应的 ALU 运算   |
|    |             | 数是寄存器数还是立即数         |
| 3  | 选择写寄存器地址    | 通过 RegDst 选择当前 E 级指 |
|    |             | 令写入寄存器的地址是 rt 还     |
|    |             | 是 rd 还是 31          |

| 4 | 选择 ALU 输出 | 通过 ALUOutputSel 选择当前 |
|---|-----------|----------------------|
|   |           | E 级指令要用的 ALU 输出是     |
|   |           | PC+8(JAL)还是正常的运      |
|   |           | 算结果(正常运算指令)          |

#### 3) MUXALUB

```
79 MUX_2_1_32 MUXALUB(
80 .A(MFRTEOUT),
81 .B(EXTOUT E),
82 .Sel(MUXALUBSel),
83 .C(MUXALUBOUT)
85 );
86 .c(muxalubout)
85 );
86 ...
21 module MUX_2_1_32(
22 input [31:0] A,
23 input [31:0] B,
24 input Sel,
25 output [31:0] C
26 );
27 assign C = Sel ? B : A;
28 endmodule
```

# ①模块接口

| 信号         | 方向 | 描述              |
|------------|----|-----------------|
| MFRTEOut   | I  | 输入 ALUB 转发多选器的选 |
|            |    | 择结果,为寄存器操作数     |
| EXTOut_E   | I  | 输入来自 E 级寄存器的扩展  |
|            |    | 数               |
| MUXALUBSel | I  | 输入来自 E 级控制器的    |
|            |    | MUXALUB 的选择信号   |
| MUXALUBOut | 0  | 输出 ALUB         |

# ②功能定义

| 序号 | 功能名称           | 功能描述             |
|----|----------------|------------------|
| 1  | 选择 ALU 的第二个操作数 | 当MUXALUBSel为1时选择 |
|    |                | 立即数,为0时选择寄存器操    |
|    |                | 作数               |

### 4) MFRSE

| 信号          | 方向 | 描述                |
|-------------|----|-------------------|
| RSV_E       | I  | 来自 E 级寄存器的的 GEF 读 |
|             |    | 数据 1              |
| MUXRFWDOut  | I  | 来自W级部件的GRF写回数     |
|             |    | 据                 |
| ALUOutput_M | I  | 来自M级寄存器的ALU的输     |
|             |    | 出                 |
| ForwardRSE  | I  | 来自E级控制器的MFRSE的    |
|             |    | 选择信号              |
| MFRSEOut    | O  | 输出 MFRSE 选择后的数据   |

## ②功能定义

| 序号 | 功能名称           | 功能描述           |
|----|----------------|----------------|
| 1  | 选择 ALU 的第一个操作数 | ForwardRSE:    |
|    |                | 00 RSV_E       |
|    |                | 01 MUXRFWDOut  |
|    |                | 10 ALUOutput_M |

#### 5) MFRTE

| 信号          | 方向 | 描述                |
|-------------|----|-------------------|
| RTV_E       | I  | 来自 E 级寄存器的 GRF 的读 |
|             |    | 数据 2              |
| MUXRFWDOut  | I  | 来自W级寄存器的GRF写回     |
|             |    | 数据                |
| ALUOutput_M | I  | 来自M级寄存器的ALU的输     |
|             |    | 出                 |
| ForwardRTE  | I  | 来自E级控制器的MFRTE的    |
|             |    | 选择信号              |
| MFRTEOut    | О  | 输出 MFRTE 选择后的数据   |

# ②功能定义

| 序号 | 功能名称            | 功能描述           |
|----|-----------------|----------------|
| 1  | 选择 ALU 的第二个操作数中 | ForwardRTE:    |
|    | 的寄存器数           | 00 RTV_E       |
|    |                 | 01 MUXRFWDOut  |
|    |                 | 10 ALUOutput_M |

### 6) MUXRDE

| 信号        | 方向 | 描述                |
|-----------|----|-------------------|
| RT_E      | I  | 来自 E 级寄存器的 GRF 写地 |
|           |    | 址 1               |
| RD_E      | I  | 来自 E 级寄存器的 GRF 写地 |
|           |    | 址 2               |
| 5'b11111  | I  | 31 号寄存器           |
| RegDst    | I  | 来自 E 级控制器的写寄存器    |
|           |    | 选择信号              |
| WriteRd_E | 0  | 输出 E 级当前指令要写的寄    |
|           |    | 存器地址              |

# ②功能定义

| 序号 | 功能名称         | 功能描述    |
|----|--------------|---------|
| 1  | 选择当前指令要写入的寄存 | RegDst: |
|    | 器地址          | 00 RT_E |
|    |              | 01 RD_E |
|    |              | 10 31   |

# 7) MUXALUOutput

| 信号            | 方向 | 描述                    |
|---------------|----|-----------------------|
| ALUOutput_ALU | I  | 输入来自 ALU 的运算结果        |
| PCPlus4_E+4   | I  | 输入来自 E 级寄存器的          |
|               |    | PCPlus4_E+4,作为 JAL 指令 |
|               |    | 对应要输入的值               |
| ALUOutputSel  | I  | 输入来自 E 级寄存器 E 级的      |
|               |    | ALU 输出选择信号            |
| ALUOutput     | 0  | 输出 E 级的 ALU 运算结果,     |
|               |    | 其可能是正常指令的运算结          |
|               |    | 果,也可能是对应 JAL 指令       |
|               |    | 的 PC+8                |

## ②功能定义

| 序号 | 功能名称              | 功能描述            |
|----|-------------------|-----------------|
| 1  | 选择 E 级部件的 ALU 运算输 | ALUOutputSel    |
|    | 出是正常 ALU 运算指令的运   | 0 ALUOutput_ALU |
|    | 算结果还是 JAL 指令对应的   | 1 PCPlus4_E+4   |
|    | PC+8              |                 |

# 6. Register\_M

# (1) 模块接口

| 信号          | 方向 | 描述                |
|-------------|----|-------------------|
| CLK         | I  | 输入时钟信号            |
| Reset       | I  | 输入复位信号            |
| Instr_E     | I  | 输入来自 E 级寄存器的指令    |
| RTV_E       | I  | 输入来自 E 级部件的要写入    |
|             |    | 内存的数据             |
| PCPlus4_E   | I  | 输入来自 E 级寄存器的的     |
|             |    | PC+4              |
| ALUOutput_E | I  | 输入来自 E 级部件的 ALU 运 |
|             |    | 算结果               |
| RegWrite_E  | I  | 输入来自 E 级寄存器的 GRF  |
|             |    | 写信号               |
| WriteRd_E   | I  | 输入来自 E 级部件的当前指    |
|             |    | 令对应的写寄存器地址        |
| RegWrite_M  | 0  | 输出 M 级寄存器的 GRF 写信 |
|             |    | 묵                 |
| Instr_M     | О  | 输出 M 级寄存器的指令      |
| RTV_M       | 0  | 输出 M 级寄存器的要写入内    |
|             |    | 存的数据              |
| PCPlus4_M   | 0  | 输出 M 级寄存器的 PC+4   |
| ALUOutput_M | 0  | 输出M级寄存器的ALU运算     |
|             |    | 结果                |
| RD_M        | 0  | 输出 M 级寄存器的写寄存器    |
|             |    | 地址                |

# 7. PIPELINE\_M

# (1) 模块接口

| 信号          | 方向 | 描述                |
|-------------|----|-------------------|
| CLK         | I  | 输入时钟信号            |
| Reset       | I  | 输入复位信号            |
| ALUOutput_M | I  | 输入M级寄存器的ALU运算     |
|             |    | 结果,作为存取内存的地址      |
| RTV_M       | I  | 输入来自 M 级寄存器的写入    |
|             |    | 内存数据              |
| Instr_M     | I  | 输入来自 M 级寄存器的指令    |
| ForwardRTM  | I  | 输入来自冲突单元的 RTM 转   |
|             |    | 发控制信号             |
| PCPlus4_M   | I  | 输入来自 M 级寄存器的      |
|             |    | PC+4,用来 display   |
| MUXRFWDOut  | I  | 输入来自 W 级部件的 GRF 写 |
|             |    | 入数据,是转发所需数据       |
| MemOut      | 0  | 输出 M 级部件读出的内存数    |
|             |    | 据                 |

# (2) 功能定义

| 序号 | 功能名称 | 功能描述                |
|----|------|---------------------|
| 1  | 读内存  | 根据输入的 ALUOutput_M 作 |
|    |      | 为内存地址读出内存中的数        |
|    |      | 据                   |
| 2  | 写内存  | 当写内存信号有效且在时钟        |
|    |      | 上升沿将数据写入对应的内        |
|    |      | 存地址                 |

| 3 | 复位 | 当 Reset 信号有效且时钟上 |
|---|----|------------------|
|   |    | 升沿到来时将所有内存数据     |
|   |    | 置零               |

### (3) 内部部件

### 1) **DM**

```
00 module DM(
61 input CLK,
62 input CLK,
63 input MemWite,
64 input [31:0] MemMod,
65 input [31:0] MemMod,
66 input [31:0] MemMod,
67 output [31:0] MemOut
68 );
70 assign MemOut = DM[MemAdd,
71 integer;
72 integer;
73 integer;
74 initial
75 begin
76 for(i = 0;i < 1024;i
77 mM[i] <= 0;
end
79
80 always @ (posedge CLK)be(
81 if (Reset)begin
82 for(i = 0;i < 1024;
83 DM[i] <= 0;
84 end
85 else if (MemWrite) begin
86 sdisplay("%d@%h: %h o
87 DM[MemAddr[11:2]] <
88 end
99
90 endmodule
91
                          assign MemOut = DM[MemAddr[11:2]];
                        integer i;
initial
begin
   for(i = 0;i < 1024 ;i = i + 1)
        DM(i) <= 0;
end</pre>
                                                                                                                                                 //初始化数据存储器
```

# ①模块接口

| 信号        | 方向 | 描述              |
|-----------|----|-----------------|
| CLK       | I  | 输入时钟信号          |
| Reset     | I  | 输入复位信号          |
| MemWrite  | I  | 输入来自 M 级控制器的内存  |
|           |    | 写使能信号           |
| MemAddr   | I  | 输入来自 M 级寄存器额内存  |
|           |    | 写地址,即 ALU 运算结果  |
| MemWD     | I  | 输入来自 MFRTM 的内存写 |
|           |    | 数据              |
| PCPlus4_M | I  | 输入来自 M 级寄存器的    |
|           |    | PC+4,用来 display |
| MemOut    | О  | 输出内存读数据         |

(4)

| 序号 | 功能名称 | 功能描述                |
|----|------|---------------------|
| 1  | 读内存  | 根据输入的 ALUOutput_M 作 |
|    |      | 为内存地址读出内存中的数        |
|    |      | 据                   |
| 2  | 写内存  | 当写内存信号有效且在时钟        |
|    |      | 上升沿将数据写入对应的内        |
|    |      | 存地址                 |
| 3  | 复位   | 当 Reset 信号有效且时钟上    |
|    |      | 升沿到来时将所有内存数据        |
|    |      | 置零                  |

# 2) Controller\_M

```
module CONTROLLER M(

input [31:0] Instr M,

output MemWrite

);

wire [S:0] opcode = Instr M['OPCODE], func = Instr M['FUNC];

assign MemWrite = opcode == 'SW; //store

endmodule

4
         module CONTROLLER_M(
  input [31:0] Instr_M,
  output MemWrite
  );
  wire [5:0] opcode = Instr_M['OPCODE], func = Instr_M['FUNC];
```

# ①模块接口

| 信号       | 方向 | 描述        |
|----------|----|-----------|
| Instr_M  | I  | 来自 M 级的指令 |
| MemWrite | О  | 输出内存写使能信号 |

| 序号 | 功能名称 | 功能描述 |
|----|------|------|
|----|------|------|

| 1 | 判断是否写内存 | 根据当前的 M 级指令输出     |
|---|---------|-------------------|
|   |         | MemWrite 信号控制是否写内 |
|   |         |                   |

### 3) MFRTM

```
51 MUX_2_1_32 MFRTM(
52 .A(RTV_M),
53 .B(MUXRFWDOut),
54 .Sel(ForwardRTM),
55 .C(MFRTMOut)
57 );

21 module MUX_2_1_32(
22 input [31:0] A,
input $81,
02 input $81,
02 output [31:0] C
6 );
23 assign C = Sel ? B : A;
28 endmodule
```

# ①模块接口

| 信号         | 方向 | 描述               |
|------------|----|------------------|
| RTV_M      | I  | 输入来自 M 级寄存器的 GRF |
|            |    | 读数据 2            |
| MUXRFWDOut | I  | 输入来自W级部件的GRF写    |
|            |    | 回数据,是转发所需数据      |
| ForwardRTM | I  | 输入来自冲突单元的        |
|            |    | MFRTM 选择信号       |
| MFRTMOut   | 0  | 输出 MFRTM 的转发选择结  |
|            |    | 果,作为写入内存的数据      |

| 序号 | 功能名称      | 功能描述         |
|----|-----------|--------------|
| 1  | 选择写入内存的数据 | ForwardRTM:  |
|    |           | O RTV_M      |
|    |           | 1 MUXRFWDOut |

# 8. Register\_W

| 信号          | 方向 | 描述               |
|-------------|----|------------------|
| CLK         | I  | 输入时钟信号           |
| Reset       | I  | 输入复位信号           |
| Instr_M     | I  | 输入来自 M 级寄存器的指令   |
| PCPlus4_M   | I  | 输入来自 M 级寄存器的     |
|             |    | PC+4             |
| ALUOutput_M | I  | 来自M级寄存器的ALU输出    |
| ReadData_M  | I  | 输入来自 M 级部件的内存读   |
|             |    | 数据               |
| RD_M        | I  | 输入来自 M 级寄存器的 GRF |
|             |    | 写地址              |
| RegWrite_M  | I  | 输入来自 M 级寄存器的 GRF |
|             |    | 写信号              |
| Instr_W     | 0  | 输出 W 级寄存器的指令     |
| PCPlus4_W   | 0  | 输出 W 级寄存器的 PC+4  |
| ALUOutput_W | 0  | 输出W级寄存器的ALU输出    |
| ReadData_W  | 0  | 输出 W 级寄存器的内存读数   |
|             |    | 据                |
| RD_W        | О  | 输出W级寄存器的GRF写地    |
|             |    | 址地址              |

| RegWrite_W | 0 | 输出W级寄存器的GRF写信 |
|------------|---|---------------|
|            |   | 号             |

## (1) 模块接口

| 信号          | 方向 | 描述               |
|-------------|----|------------------|
| Instr_W     | I  | 输入来自 W 级寄存器的指令   |
| ReadData_W  | I  | 输入来自 W 级寄存器的内存   |
|             |    | 读数据              |
| ALUOutput_W | I  | 输入来自 W 级寄存器的 ALU |
|             |    | 运算结果             |
| PCPlus4_W   | I  | 输入来自 W 级寄存器的     |
|             |    | PC+4             |
| MFRDWDOut   | 0  | 输出经过选择后的 GRF 要写  |
|             |    | 入的数据             |

## (2) 功能定义

| 序号 | 功能名称         | 功能描述          |
|----|--------------|---------------|
| 1  | 选择写入 GRF 的数据 | MemtoReg_W:   |
|    |              | 0 ALUOutput_W |
|    |              | 1 ReadData_W  |

# (3) 内部部件

# 1) Controller\_W

```
95 module CONTROLLER W(
96 input [31:0] Instr_W,
97 output [1:0] MemtoReg_W
98 );
99 wire [5:0] opcode = Instr_W['OPCODE], func = Instr_W['FUNC];
100
101 assign MemtoReg_W = (opcode == 'JAL)? 2: //load jal
102 (opcode == 'LW)? 1:
103 0;
104
105 endmodule
```

| 信号         | 方向 | 描述            |
|------------|----|---------------|
| Instr_W    | I  | 来自 W 级的指令     |
| MemtoReg_W | 0  | MUXRFWD 的选择信号 |

## ②功能定义

| 序号 | 功能名称            | 功能描述             |
|----|-----------------|------------------|
| 1  | 输出选择写入 GRF 的数据的 | load 指令 1,其他指令 0 |
|    | 控制信号            |                  |

### 2) MUXRFWD

```
34 MUX 4 1 32 MUXRFWD(
35 .A(ALUOutput W),
36 .B(ReadData W),
37 .C(FCFlus4 W + 4),//JAL是写PC+8
38 .D(32*hooloono),
39 .Sel(MemtoReg W),
40
41 .E(MUXRFWDOut)
42 );

30 module MUX 4 1 32(
31 input [31:0] A,
32 input [31:0] B,
33 input [31:0] C,
34 input [31:0] D,
35 input [31:0] E,
36 output [31:0] E,
37 );
38 assign E = (Sel == 2*b00)? A:
39 (Sel == 2*b10)? C:
41 endmodule
```

## ①模块接口

| 信号          | 方向 | 描述             |
|-------------|----|----------------|
| ReadData_W  | I  | 来自 W 级的内存数据    |
| ALUOutput_W | I  | 来自 W 级的 ALU 输出 |
| MemtoReg_W  | I  | MUXRFWD 选择信号   |
| MUXRFWDOut  | 0  | 输出寄存器写入数据      |

| 序号 | 功能名称         | 功能描述          |
|----|--------------|---------------|
| 1  | 选择写入 GRF 的数据 | MemtoReg_W:   |
|    |              | 0 ALUOutput_W |
|    |              | 1 ReadData_W  |

#### 10 CONTROLLER

```
define OPCODE 31:26
      'define FUNC 5:0
'define RCLASS 6'b000000
 22
23
     define LW 6'b100011
define SW 6'b101011
define SWB 6'b100011
define SUBU 6'b100011
define ORI 6'b001111
define BEQ 6'b00010
define J 6'b00010
define J 6'b00010
define J 6'b001001
define JR 6'b00100
 24
25
     module CONTROLLER D(
        while CONTROLLER D(
input [31:0] Instr_D, //输入来
input [1:0] CMPOut, //输入来
output [1:0] NPCSel, //输出统
output [3:0] EXTSel, //输出统
output RegWrite_D, //输出统
output PCSel //输出统
);
wire [5:0] opcode = Instr_D['OPCODE], func = Instr_D['FUNC];
                                                                      //输入来自D级音存器的指令
//输入来自D级部件(CNP)的比较结果
//输出给D级部件PEC的PIPC选择信号
//输出给D级部件EXT的EXT选择信号
//输出给EU语存器的当前D级指令的写寄存器信号
//输出被EU级部件的PEC选择信号
         assign EXTSel[0] = (opcode == `LW) || (opcode == `SW); //应该是SW LW要SIGN_EXT而不是BEQ store load cal_i assign EXTSel[1] = opcode == `LUI; assign EXTSel[2] = o;//还录用到 assign EXTSel[3] = 0;//还没用到
 52
53
        assign RegWrite_D = (opcode == `LW) || (opcode == `RCLASS && func == `ADDU) || (opcode == `RCLASS && func == `SUBU) || (opcode == `JAL);//cal_r cal_i load jal
        assign PCSel = ((CMPOut == 2'b00) && (opcode == 'BEQ)) || (opcode == 'J) || (opcode == 'JAL) || (opcode == 'RCLASS && func == 'JR);
//Bclass Jclass JR jal
     60
61
62
63
64
65
66
         output [1:0] RegDst,
output ALUOutputSel
                                                        //处理JAL
//处理普通的运算指令和对RA进行操作的指令的ALU輸出的问题
         wire [5:0] opcode = Instr_E[`OPCODE], func = Instr_E[`FUNC];
         assign MUXALUBSel = (opcode == `ORI) || (opcode == `LUI) || (opcode == `LW) || (opcode == `SW);// 1 的活動是立即數运算
         //cal_r jal
assign ALUOutputSel = (opcode == `JAL);//jal
     endmodule
         dule CONTROLLER_M(
input [31:0] Instr_M,
87
88
89
90
91
92
93
94
95
196
97
98
99
100
101
102
103
104
105
106
         output MemWrite
         wire [5:0] opcode = Instr_M[`OPCODE], func = Instr_M[`FUNC];
         assign MemWrite = opcode == 'SW; //store
     endmodule
////////
module COMTROLLER_W(
input [31:0] Instr_W,
output [1:0] MemtoReg_W
        wire [5:0] opcode = Instr_W[`OPCODE], func = Instr_W[`FUNC];
        endmodule
```

|   |      | op    | func  | NPC | EXT | PC  | Reg   | Reg | ALU | ALU | MUX | Mem   | Mem   |
|---|------|-------|-------|-----|-----|-----|-------|-----|-----|-----|-----|-------|-------|
|   |      | code  |       | Sel | Sel | Sel | Write | Dst | Out | Sel | ALU | Write | toReg |
|   |      |       |       |     |     |     |       |     | put |     | В   |       |       |
|   |      |       |       |     |     |     |       |     | Sel |     | Sel |       |       |
|   |      |       |       |     |     |     |       |     |     |     |     |       |       |
| á | addu | 00000 | 10000 | X   | X   | 0   | 1     | 1   | 0   | 0   | 0   | 0     | 0     |
|   |      | 0     | 1     |     |     |     |       |     |     |     |     |       |       |
| 9 | subu | 00000 | 10001 | X   | X   | 0   | 1     | 1   | 0   | 1   | 0   | 0     | 0     |
|   |      | 0     | 1     |     |     |     |       |     |     |     |     |       |       |

| ori | 00110<br>1 | N/A   | X | 0 | 0 | 1 | 0 | 0 | 2 | 1 | 0 | 0 |
|-----|------------|-------|---|---|---|---|---|---|---|---|---|---|
| lw  | 10001<br>1 | N/A   | X | 1 | 0 | 1 | 0 | 0 | 0 | 1 | 0 | 1 |
| sw  | 10101<br>1 | N/A   | X | 1 | 0 | 0 | X | X | 0 | 1 | 1 | 0 |
| beq | 00010      | N/A   | 0 | X | 1 | 0 | X | X | 0 | 0 | 0 | 0 |
| j   | 00001<br>0 | N/A   | 1 | X | 1 | 0 | X | X | 0 | X | 0 | 0 |
| jr  | 00000      | 00100 | 2 | X | 1 | 0 | X | X | 0 | X | 0 | 0 |
| jal | 00001<br>1 | N/A   | 1 | X | 1 | 1 | 2 | 1 | 0 | X | 0 | 0 |
| lui | 00111<br>1 | N/A   | X | 2 | 0 | 1 | 0 | 0 | 0 | 1 | 0 | 0 |

# (1) Controller\_D

# ①模块接口

| 信号         | 方向 | 描述                |
|------------|----|-------------------|
| Instr_D    | I  | 输入来自 D 级寄存器的指令    |
| CMPOut     | I  | 输入来自D级部件CMP的比     |
|            |    | 较结果               |
| NPCSel     | 0  | 输出给 NPC 的选择信号     |
| EXTSel     | O  | 输出给 EXT 的选择信号     |
| RegWrite_D | 0  | 输出给 E 级寄存器的 GRF 写 |
|            |    | 信号                |
| PCSel      | 0  | 输出给 F 级部件 MUXPC 的 |
|            |    | 选择信号              |

| 序号 | 功能名称         | 功能描述               |
|----|--------------|--------------------|
| 1  | 选择指令跳转类型     | 通过 NPCSel 选择指令跳转地  |
|    |              | 址                  |
| 2  | 选择是否跳转       | 通过 PCSel 选择是否跳转    |
| 3  | 选择立即数扩展类型    | 通过 EXTSel 选择扩展类型   |
| 4  | 判断指令是否进行写寄存器 | 通过 RegWrite_D 进行判断 |
|    | 操作           |                    |

# (2) Controller\_E

# ①模块接口

| 信号           | 方向 | 描述                  |
|--------------|----|---------------------|
| Instr_E      | I  | 输入来自 E 级寄存器的指令      |
| ALUSel       | О  | 输出 ALU 操作选择信号       |
| MUXALUBSel   | О  | 输出 ALUB 功能选择信号,     |
|              |    | 选择 ALU 操作数 B 是寄存器   |
|              |    | 数还是立即数              |
| RegDst       | О  | 输出当前指令的写寄存器选        |
|              |    | 择信号                 |
| ALUOutputSel | О  | 输出 ALU 的结果选择信号,     |
|              |    | 是 jal 型对应的 PC+8 还是正 |
|              |    | 常的 ALU 运算结果         |

# ②功能定义

| 序号 | 功能名称        | 功能描述              |
|----|-------------|-------------------|
| 1  | 选择 ALU 运算类型 | 通过ALUSel选择当前E级指   |
|    |             | 令对应的 ALU 运算       |
| 2  | 选择 ALU 运算数  | 通过 MUXALUBSel 选择当 |
|    |             | 前 E 级指令对应的 ALU 运算 |

|   |           | 数是寄存器数还是立即数          |
|---|-----------|----------------------|
| 3 | 选择写寄存器地址  | 通过 RegDst 选择当前 E 级指  |
|   |           | 令写入寄存器的地址是 rt 还      |
|   |           | 是 rd 还是 31           |
| 4 | 选择 ALU 输出 | 通过 ALUOutputSel 选择当前 |
|   |           | E 级指令要用的 ALU 输出是     |
|   |           | PC+8(JAL)还是正常的运      |
|   |           | 算结果(正常运算指令)          |

# (3) Controller\_M

# ①模块接口

| 信号       | 方向 | 描述        |
|----------|----|-----------|
| Instr_M  | I  | 来自 M 级的指令 |
| MemWrite | О  | 输出内存写使能信号 |

## ②功能定义

| 序号 | 功能名称    | 功能描述              |
|----|---------|-------------------|
| 1  | 判断是否写内存 | 根据当前的 M 级指令输出     |
|    |         | MemWrite 信号控制是否写内 |
|    |         | 存                 |

# (4) Controller\_W

## ①模块接口

| 信号         | 方向 | 描述            |
|------------|----|---------------|
| Instr_W    | I  | 来自 W 级的指令     |
| MemtoReg_W | О  | MUXRFWD 的选择信号 |

### ②功能定义

| 序号 | 功能名称            | 功能描述             |
|----|-----------------|------------------|
| 1  | 输出选择写入 GRF 的数据的 | load 指令 1,其他指令 0 |
|    | 控制信号            |                  |

#### 11, HAZARDUNIT

```
assign Stall_RS0_E2 = Tuse_RS0 && (Tnew_E == 2'bl0) && (Instr_D[`RS] == A3_E) && RegWrite_E;
        //如果在D級还有o个周期要使用RS·而M级指令仍需1个周期才能产生所要写入的数据
assign Stall_RSO_M1 = Tuse_RSO && (Tnew_M == 2'bOl) && (Instr_D[`RS] == A3_M) && RegWrite_M;
        //如果在D級还有1个周期要使用RS·而E级指令仍需2个周期才能产生所要写入的数据
assign Stall_RS1_E2 = Tuse_RS1 && (Tnew_E == 2'blo) && (Instr_D[`RS] == A3_E) && RegWrite_E;
        assign Stall_RS = Stall_RS0_E1 || Stall_RS0_E2 || Stall_RS0_M1 || Stall_RS1_E2;
        //如果在D級还有o个周期要使用RT·而E级指令仍需1个周期才能产生所要写入的数据
assign Stall_RTO_E1 = Tuse_RTO && (Tnew_E == 2'b01) && (Instr_D[`RT] == A3_E) && RegWrite_E;
        //如果在D級还有o个周期要使用KT·而E級指令仍需2个周期才能产生所要写入的数据
assign Stall_RTO_E2 = Tuse_RTO && (Tnew_E == 2'blo) && (Instr_D[`RT] == A3_E) && RegWrite_E;
101
102
103
        //如果在D級还有O个周期要使用RT· 而M級指令仍需1个周期才能产生所要写入的数据
assign Stall RTO MI = Tuse RTO 66 (Tnew M == 2'bOl) 66 (Instr D[`RT] == A3 M) 66 RegWrite M;
104
105
106
        //如果在D級还有1个周期要使用RT·而E級指令仍需2个周期才能产生所要写入的数据
assign Stall_RT1_E2 = Tuse_RT1 && (Thew_E == 2'blo) && (Instr_D['RT] == A3_E) && RegWrite_E;
107
108
109
        assign Stall_RT = Stall_RT0_E1 || Stall_RT0_E2 || Stall_RT0_M1 || Stall_RT1_E2;
110
111
112
113
114
115
116
117
118
        assign Stall = Stall_RS || Stall_RT;
        //产生Forward
//旗特对今天后规定不能再接魏转指令
//旗特对今茶精令的sx的st可能存在多次转发,所以的确偶保证优先级问题,最新更新最优先
//指令在越后面要用到寄存器的值,所用的值经过的转发更新就越多
       //在D級的指令(beq)需要用到RS,但是如果别的指令在这里需要的话,会提前转发
       121
122
       123
124
       125
126
126
127 //在歌
128 assign
130
131 //在歌
132 assign
133
135 //在M歌
135 //在M歌
136 assign
137
138 assign
139 endmodule
```

### (1) 模块接口

| 信号         | 方向 | 描述             |
|------------|----|----------------|
| Instr_D    | I  | 输入来自 D 级寄存器的指令 |
| Instr_E    | I  | 输入来自 E 级寄存器的指令 |
| Instr_M    | I  | 输入来自 M 级寄存器的指令 |
| Instr_W    | I  | 输入来自 W 级寄存器的指令 |
| RegWrite_E | I  | 输入来自 E 级的写使能信号 |
| RegWrite_M | I  | 输入来自 M 级的写使能信号 |
| RegWrite_W | I  | 输入来自 W 级的写使能信号 |
| A3_E       | I  | 输入来自 E 级的写地址   |
| A3_M       | I  | 输入来自 M 级的写地址   |
| A3_W       | I  | 输入来自 W 级的写地址   |
| Stall      | О  | 输出暂停信号         |
| ForwardRSD | О  | 输出 RSD 转发控制信号  |
| ForwardRTD | О  | 输出 RTD 转发控制信号  |

| ForwardRSE | 0 | 输出 RSE 转发控制信号 |
|------------|---|---------------|
| ForwardRTE | О | 输出 RTE 转发控制信号 |
| ForwardRTM | О | 输出 RTM 转发控制信号 |

# (2) 功能定义

| 序号 | 功能名称 | 功能描述           |
|----|------|----------------|
| 1  | 判断暂停 | 当前 D 级指令所需使用的寄 |
|    |      | 存器的时间周期大于 E、M、 |
|    |      | W 级相同的寄存器写入指令  |
|    |      | 的产生写入数据时间周期时,  |
|    |      | 需要暂停。有两类寄存器和八  |
|    |      | 种情况            |
|    |      | RS0_E1 RS0_E2  |
|    |      | RS0_M1 RS1_E2  |
|    |      | RT0_E1 RT0_E2  |
|    |      | RT0_M1 RT1_E2  |
| 2  | 判断转发 | 当前 D 级指令所需使用的寄 |
|    |      | 存器的时间周期小于或等于   |
|    |      | E、M、W 级相同的寄存器写 |
|    |      | 入指令的产生写入数据时间   |
|    |      | 周期时, 可以转发。有两类寄 |
|    |      | 存器和五种情况        |
|    |      | FRSD FRTD      |
|    |      | FRSE FRTE      |

|  | FRTM |
|--|------|
|--|------|

|          | cal_r |      | r cal_i |     | sto | loa |     |    |     |     |   |
|----------|-------|------|---------|-----|-----|-----|-----|----|-----|-----|---|
|          |       |      |         |     | re  | d   |     |    |     |     |   |
|          | addu  | subu | ori     | lui | SW  | lw  | beq | jr | jal | nop | j |
| Tuse_RS0 | 0     | 0    | 0       | 0   | 0   | 0   | 1   | 1  | Х   | Х   | Х |
| Tuse_RS1 | 1     | 1    | 1       | 1   | 1   | 1   | 0   | 0  | Х   | Х   | Х |
| Tuse_RT0 | 0     | 0    | х       | х   | 0   | х   | 1   | Х  | Х   | Х   | Х |
| Tuse_RT1 | 1     | 1    | х       | х   | 0   | х   | 0   | Х  | Х   | Х   | Х |
| Tuse_RT2 | 0     | 0    | х       | х   | 1   | Х   | 0   | Х  | Х   | Х   | Х |
| Tnew     | 1     | 1    | 1       | 1   | 3   | 2   | 3   | 3  | 3   | 3   | 3 |

# 注: Tnew=3 代表不产生写入寄存器数据

| IF                          | /ID当前指 | <b>*</b> | ID/EX(Tnew)/E |            |           |          | EX/MEM (Tnew)/M |            |           |           | MEM/WB(Tnew)/W |           |            |            |           |          |           |
|-----------------------------|--------|----------|---------------|------------|-----------|----------|-----------------|------------|-----------|-----------|----------------|-----------|------------|------------|-----------|----------|-----------|
|                             | 源寄存器   | Tuse     | cal_r 1/rd    | cal_i 1/rt | load 2/rt | jal O/ra | jalr 0/rd       | cal_r 0/ro | cal_i 0/r | load 1/rt | jal O/ra       | jalr 0/rd | cal_r 0/re | cal_i 0/rt | load 0/rt | jal O/ra | jalr 0/re |
| jr<br>beq<br>cal_r<br>cal_i | rs     | 0        | stall         | stall      | stall     |          |                 |            |           | stall     |                |           |            |            |           |          |           |
| beq                         | rs/rt  | 0        | stall         | stall      | stall     |          |                 |            |           | stall     |                |           |            |            |           |          |           |
| cal_r                       | rs/rt  | 1        |               |            | stall     |          |                 |            |           |           |                |           |            |            |           |          |           |
| cal_i                       | rs     | 1        |               |            | stall     |          |                 |            |           |           |                |           |            |            |           |          |           |
| load                        | rs     | 1        |               |            | stall     |          |                 |            |           |           |                |           |            |            |           |          |           |
| load<br>store               | rs     | 1        |               |            | stall     |          |                 |            |           |           |                |           |            |            |           |          |           |
| store                       | rt     | 2        |               |            |           |          |                 |            |           |           |                |           |            |            |           |          |           |

## (3) 内部部件 DECODER

```
'define OPCODE 31:26
'define FUNC 5:0
'define RCLASS 6'b000000
'define RCLASS 6'b000000

'define LW 6'b100011
'define SW 6'b101011
'define SW 6'b101011
'define SUBU 6'b100001
'define ORI 6'b001101
'define LUI 6'b001111
'define BEO 6'b000110
'define JA 6'b000010
'define JA 6'b000010
'define JA 6'b001001
'define JA 6'b001000
input [31:0] Instr.
output reg [1:0] Instr.
output reg [1:0] Tnew = 2'b11
);
                 Tnew = 2'b01;
end
'LUI:begin
Tnew = 2'b01;
end
'LW:begin
Tnew = 2'b10;
end
'JAL:begin
Tnew = 2'b00;
   54
55
56
57
59
60
61
62
63
64
65
66
70
77
77
77
77
77
77
77
80
81
82
83
   Tnew = 2'b00;
end
default:begin////////
Tnew = 2'b00;
end
endcase
'ORI:begin
Tnew = 2'b00;
end
'LUI:begin
Tnew = 2'b00;
end
'LW:begin
Tnew = 2'b01;
end
'JAL:begin
Tnew = 2'b00;
end
'JAL:begin
Tnew = 2'b00;
 84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
                              Tnew
end
default:begin
Tnew = 2'bl1;
end
endcase
  103
endo
106 end
107 endmodule
108
  105
106
```

#### 12、MUX

### 三、测试程序

```
ori $0,$0,0
                   #测试 ori
ori $1,$0,1
ori $2,$0,2
ori $3,$0,3
ori $4,$0,4
ori $5,$0,5
ori $6,$0,6
ori $7,$0,7
ori $8,$0,8
ori $9,$0,9
                   #测试 lui
lui $10,10
ori $11,$0,11
ori $12,$0,12
ori $13,$0,13
ori $14,$0,14
ori $15,$0,15
ori $16,$0,16
ori $17,$0,17
ori $18,$0,18
ori $19,$0,19
ori $20,$0,20
ori $21,$0,21
```

ori \$22,\$0,22

```
ori $23,$0,23
```

ori \$24,\$0,24

ori \$25,\$0,25

ori \$26,\$0,26

ori \$27,\$0,27

lui \$28,28

ori \$29,\$0,29

ori \$30,\$0,30

ori \$31,\$0,31

addu \$t1,\$t1,\$t2 #测试冲突

subu \$t1,\$t1,\$t2

ori \$t1,\$0,8

sw \$t1,0(\$0) #测试冲突

lw \$t1,0(\$0)

ori \$t1,\$0,12 #测试冲突

sw \$t1,-4(\$t1) #测试冲突

sw \$t1,4(\$t1)

ori \$t1,\$0,4

loop1:

lw \$t1,4(\$t1) #测试冲突

lw \$t1,0(\$t1)

beq \$t1,\$0,loop1

addu \$t1,\$t1,\$8

beq \$t1,\$s0,loop2

nop

a3:

j al

nop

nop

nop

nop

nop

a1:

jal a2

addu \$t1,\$ra,\$t1

sw \$ra,0(\$8)

addu \$8,\$8,\$4

a2:

subu \$t1,\$ra,\$t1

jr \$ra

nop

loop2:

addu \$t1,\$t1,\$t2

subu \$t3,\$t3,\$t4

ori \$t1,\$t1,0x00001234 jal a3 addu \$t1,\$ra,\$t1

#### 期望输出:

```
90@00003000: $ 0 <= 00000000
110@00003004: $ 1 <= 00000001
130@00003008: $ 2 <= 00000002
150@0000300c: $ 3 <= 00000003
170@00003010: $ 4 <= 00000004
190@00003014: $ 5 <= 00000005
210@00003018: $ 6 <= 00000006
230@0000301c: $ 7 <= 00000007
250@00003020: $ 8 <= 00000008
270@00003024: $ 9 <= 00000009
290@00003028: $10 <= 000a0000
310@0000302c: $11 <= 0000000b
330@00003030: $12 <= 0000000c
350@00003034: $13 <= 0000000d
370@00003038: $14 <= 0000000e
390@0000303c: $15 <= 0000000f
410@00003040: $16 <= 00000010
430@00003044: $17 <= 00000011
450@00003048: $18 <= 00000012
470@0000304c: $19 <= 00000013

490@00003050: $20 <= 00000014
510@00003054: $21 <= 00000015
530@00003058: $22 <= 00000016
550@0000305c: $23 <= 00000017
570@00003060: $24 <= 00000018
590@00003064: $25 <= 00000019
610@00003068: $26 <= 0000001a
630@0000306c: $27 <= 0000001b
650@00003070: $28 <= 001c0000
670@00003074: $29 <= 0000001d
690@00003078: $30 <= 0000001e
710@0000307c: $31 <= 0000001f
730@00003080: $ 9 <= 000a0009
750@00003084: $ 9 <= 00000009
770@00003088: $ 9 <= 00000008
770@0000308c: *00000000 <= 00000008
810@00003090: $ 9 <= 00000008
830@00003094: $ 9 <= 00000000c
830@00003098: *00000008 <= 0000000c
```

```
810@00003090: $ 9 <= 00000008
                 830@00003094: $ 9 <= 0000000c
                 830@00003098: *00000008 <= 0000000c
                 850@0000309c: *00000010 <= 0000000c
                 890@000030a0: $ 9 <= 00000004
                 910@000030a4: $ 9 <= 0000000c
                 950@000030a8: $ 9 <= 00000000
ISim>
# run 1.00us
                1030@000030b0: $ 9 <= 00000008
                1050@000030a4: $ 9 <= 00000000
                1090@000030a8: $ 9 <= 00000008
                1170@000030b0: $ 9 <= 00000010
                1250@000030f0: $ 9 <= 000a0010
                1270@000030f4: $11 <= ffffffff
                1290@000030f8: $ 9 <= 000a1234
                1310@000030fc: $31 <= 00003104
                1330@00003100: $ 9 <= 000a4338
                1390@000030d4: $31 <= 000030dc
                1410@000030d8: $ 9 <= 000a7414
                1430@000030e4: $ 9 <= fff5bcc8
                1470@000030dc: *00000008 <= 000030dc
                1510@000030e0: $ 8 <= 0000000c
                1530@000030e4: $ 9 <= 000a7414
                1570@000030dc: *0000000c <= 000030dc
                1610@000030e0: $ 8 <= 00000010
                1630@000030e4: $ 9 <= fff5bcc8
                1670@000030dc: *00000010 <= 000030dc
                1710@000030e0: $ 8 <= 00000014
                1730@000030e4: $ 9 <= 000a7414
                1770@000030dc: *00000014 <= 000030dc
                1810@000030e0: $ 8 <= 00000018
                1830@000030e4: $ 9 <= fff5bcc8
                1870@000030dc: *00000018 <= 000030dc
                1910@000030e0: $ 8 <= 0000001c
                1930@000030e4: $ 9 <= 000a7414
                1970@000030dc: *0000001c <= 000030dc
ISim>
```

该程序最后是将所有 DM 中的值都赋为 0x000030dc 的死循环

### 四、思考题

1. 在本实验中你遇到了哪些不同指令组合产生的冲突? 你又是如何解决的? 相应的测 试样例是什么样的?请有条理的罗列出来。(非常重要)

| 序号 | 类型  | Tuse_R | Tuse R | Tnew_E | 冲突寄存    | 解决方案   | 测试程序                |
|----|-----|--------|--------|--------|---------|--------|---------------------|
|    |     | s      | т      | _      | 器       |        |                     |
| 1  | R-J | 0      |        | 1      | RS      | 暂停1个   | ori \$ra            |
|    |     |        |        |        |         | 时钟周期   | \$0,0x0000300c      |
|    |     |        |        |        |         | 后从 M 到 | jr \$ra             |
|    |     |        |        |        |         | D转发    |                     |
| 2  | L-J | 0      |        | 2      | RS      | 暂停2个   | lw \$ra,0(\$0)      |
|    |     |        |        |        |         | 时钟周期   | jr \$ra             |
|    |     |        |        |        |         | 后从W到   |                     |
|    |     |        |        |        |         | D转发    |                     |
| 3  | R-B | 0      | 0      | 1      | RS 或 RT | 暂停1个   | addu \$t1,\$t1,\$t2 |
|    |     |        |        |        |         | 时钟周期   | beq \$t1,\$t2,loop  |
|    |     |        |        |        |         | 后从M到   |                     |
|    |     |        |        |        |         | D转发    |                     |
| 4  | L-B | 0      | 0      | 2      | RS 或 RT | 暂停两个   | lw \$t1,0(\$0)      |

|    |     |   |   |   |         | 时钟周期 | beq \$t1,\$t2,loop  |
|----|-----|---|---|---|---------|------|---------------------|
|    |     |   |   |   |         | 后从W到 |                     |
|    |     |   |   |   |         | D转发  |                     |
| 5  | R-R | 1 | 1 | 1 | RS 或 RT | 从M到E | addu \$t1,\$t1,\$t2 |
|    |     |   |   |   |         | 转发   | subu \$t1,\$t1,\$t2 |
| 6  | L-R | 1 | 1 | 2 | RS 或 RT | 暂停一个 | lw \$t1,0(\$0)      |
|    |     |   |   |   |         | 时钟周期 | addu \$t1,\$t1,\$t2 |
|    |     |   |   |   |         | 后从W到 |                     |
|    |     |   |   |   |         | E转发  |                     |
| 7  | R-R | 1 |   | 1 | RS      | 从M到E | ori \$t1,\$0,1      |
|    |     |   |   |   |         | 级转发  | lui \$t1,1          |
| 8  | L-R | 1 |   | 2 | RS      | 暂停一个 | lw \$t1,0(\$0)      |
|    |     |   |   |   |         | 时钟周期 | lui \$t1,1          |
|    |     |   |   |   |         | 后从W到 |                     |
|    |     |   |   |   |         | E转发  |                     |
| 9  | R-S | 1 | 2 | 1 | RS      | 从M到E | lui \$t1,1          |
|    |     |   |   |   |         | 级转发  | sw \$t1,0(\$0)      |
| 10 | L-S | 1 | 2 | 2 | RS      | 暂停1个 | lw \$t1,0(\$0)      |
|    |     |   |   |   |         | 周期后从 | sw \$t2,0(\$t1)     |
|    |     |   |   |   |         | W到E级 |                     |
|    |     |   |   |   |         | 转发   |                     |
| 11 | L-S | 1 | 2 | 2 | RT      | 从w到m | lw \$t1,0(\$0)      |
|    |     |   |   |   |         | 级转发  | sw \$t1,0(\$0)      |

| 序号 | 类型    | Tuse_<br>RS | Tuse_RT | Tnew_<br>M | 冲突寄存<br>器 | 解决方案   | 测试程序                |
|----|-------|-------------|---------|------------|-----------|--------|---------------------|
| 1  | L-R-J | 0           |         | 1          | RS        | 暂停一个   | lw \$ra,0(\$0)      |
|    |       |             |         |            |           | 周期后从   | lui \$t2,1          |
|    |       |             |         |            |           | W到D级   | jr \$ra             |
|    |       |             |         |            |           | 转发     |                     |
| 2  | L-R-B | 0           | 0       | 1          | RT 或 RT   | 暂停一个   | lw \$t1,0(\$0)      |
|    |       |             |         |            |           | 周期后从   | lui \$t2,1          |
|    |       |             |         |            |           | W到D级   | beq \$t1,\$t2,loop  |
|    |       |             |         |            |           | 转发     |                     |
| 3  | L-R-R | 1           | 1       | 1          | RS 或 RT   | 从W到E   | lw \$t1,0(\$0)      |
|    |       |             |         |            |           | 级转发    | lui \$t2,1          |
|    |       |             |         |            |           |        | addu \$t1,\$t3,\$t1 |
| 4  | L-R-R | 1           |         | 1          | RS        | 从W到E   | lw \$t1,0(\$0)      |
|    |       |             |         |            |           | 级转发    | lui \$t2,1          |
|    |       |             |         |            |           |        | ori \$t1,\$t1,1     |
| 5  | L-R-S | 1           | 2       | 1          | RS        | 从W到E   | lw \$t1,0(\$0)      |
|    |       |             |         |            |           | 级转发    | lui \$t2,1          |
|    |       |             |         |            |           |        | sw \$t1,0(\$0)      |
| 6  | R-R-J | 0           |         | 0          | RS        | 从 M 级到 | addu \$ra,\$t1,\$t2 |

|   |       |   |   |   |         | D级转发   | lui \$t2,1          |
|---|-------|---|---|---|---------|--------|---------------------|
|   |       |   |   |   |         |        | jr \$ra             |
| 7 | R-R-B | 0 | 0 | 0 | RS 或 RT | 从 M 级到 | addu \$t1,\$t1,\$t2 |
|   |       |   |   |   |         | D 级转发  | lui \$t3,1          |
|   |       |   |   |   |         |        | beq \$t1,\$t2,loop  |

| 序号 | 类型     | Tuse_ | Tuse_RT | Tnew_ | 冲突寄存    | 解决方案 | 测试程序                |
|----|--------|-------|---------|-------|---------|------|---------------------|
|    |        | RS    |         | W     | 器       |      |                     |
| 1  | R-N-N- | 0     |         | 0     | RS      | 从W到D | addu \$ra,\$t1,\$t2 |
|    | J      |       |         |       |         | 级转发  | nop                 |
|    |        |       |         |       |         |      | nop                 |
|    |        |       |         |       |         |      | jr \$ra             |
| 2  | R-N-N- | 0     | 0       | 0     | RS 或 RT | 从W到D | addu \$t1,\$t1,\$t2 |
|    | В      |       |         |       |         | 级转发  | nop                 |
|    |        |       |         |       |         |      | nop                 |
|    |        |       |         |       |         |      | beq \$t1,\$t2,loop  |